RISC-V based Open Computing Architecture
APPT
(Chaired by Congfeng Jiang (cjiang@hdu.edu.cn), Hangzhou Dianzi University, China)
RISC-V is an open standard instruction set architecture (ISA) based on the established well-known reduced instruction set computer (RISC) principles. RISC-V offers an opportunity for hardware designers to design simpler chips with a royalty-free ISA, which reduces the major cost and complexity in chip designing process. However, there is a lot to be done both on the hardware and software side of the RISC-V ecosystem, to make it mature enough for large scale adoption.
This forum is intended for both engineers and researchers to share cutting-edge technologies and fresh ideas for RISC-V related hardware and software solutions, including RISC-V OS, virtualization, programming language, development environment, tool chain and debugging, containerization, storage drivers, file systems, power and performance tuning, Course design and curricula for RISC-V, etc.
论坛主席:
蒋从锋 (杭州电子科技大学)
论坛主席简介:
TBD...
论坛议程:
时间 |
主题 |
讲者 |
地点 |
||||||
11月7日 下午 |
13:30-14:10 |
开源芯片与敏捷设计:现状与趋势 |
包云岗 中科院计算所研究员,副所长 |
四楼-忆夏厅 |
|||||
14:10-14:50 |
openEuler开源故事 & openEuler在RISC-V的实践 |
熊伟 openEuler 操作系统首席架构师 |
|||||||
14:50-15:20 |
RISC-V之初体验 |
邵志远 华中科技大学教授 |
|||||||
15:20-15:40 |
茶歇 |
||||||||
15:40-16:20 |
XiUOS:矽璓工业物联操作系统及对RISC-V的支持 |
薛栋梁 上海交通大学计算机科学与工程系助理研究员 |
|||||||
16:20-17:00 |
兼容RISC-V指令集的DMR处理器核设计与验证 |
王俊辉 国防科技大学计算机学院副研究员 |
|||||||
17:00-17:40 |
RISC-V在企业级存储芯片中的应用 |
吕立强 杭州华澜微电子股份有限公司资深架构师 |
报告及嘉宾简介:
报告1:
嘉宾简介:包云岗,中科院计算所研究员,副所长,兼任先进计算机系统研究中心主任,中国开放指令生态(RISC-V)联盟秘书长,RISC-V国际基金会理事。研究方向是计算机系统结构,包括数据中心体系结构、开源处理器芯片敏捷设计等。担任国家重点研发计划、自然基金委、中科院战略性先导科技专项、计算所-华为战略合作项目等重大项目及课题负责人,主持研制多款达到国际先进水平的系统,应用于华为、阿里、微软、英特尔等企业,相关工作发表于ASPLOS、CACM、HPCA、ISCA、NSDI、SIGCOMM等国际一流学术会议与期刊。2016年中国计算机大会特邀大会报告人、ARM2018全球研究峰会三个45分钟特邀大会报告人之一,荣获中科院青年创新促进会优秀会员,获“CCF-IEEE CS”青年科学家奖、共青团中央“全国向上向善好青年”荣誉称号。
报告题目:开源芯片与敏捷设计:现状与趋势
报告摘要:以RISC-V、Chisel为代表的开源芯片与敏捷设计已经发展了十年,取得了显著进展,但同时也面临一系列新的挑战。本报告将介绍RISC-V与开源处理器生态、敏捷设计方法的发展现状,并介绍团队过去几年在开源RISC-V处理器、Chisel敏捷设计、开源EDA工具链方面、敏捷设计云平台方面的实践经验与教训,报告最后将分享开源芯片生态发展愿景以及学术挑战。
报告2:
嘉宾简介:宋军,2002年毕业于清华大学,获得博士学位。2002年至2016年任英特尔服务器CPU和平台资深架构师,2016年至2020年任阿里云大弹性计算和数据中心资深架构师。目前,他是腾讯云基础设施资深架构师。
报告题目:经济高效的基于RISC-V的ASIC云
报告摘要:在过去的十年中,计算领域出现了两个平行的阶段性变化。第一个变化是计算的两个分支:云计算和移动计算;第二个变化是暗硅和暗硅感知设计技术的兴起,如专门化和近阈值计算。我们最近的研究提出了ASIC云,它是由大量基于RISC-V的ASIC加速器组成的专门构建的数据中心。ASIC云不是用于求解大规模紧耦合计算问题的ASIC超级计算机。相反,ASIC云面向的目标负载是那些由许多独立但相似的作业组成的工作负载。总之,我们相信基于RISC-V的ASIC云是云计算的未来。我们希望RISC-V、芯片设计和云计算生态系统能够向前协同发展。
报告3:
嘉宾简介:熊伟,2014年加入华为,现为openEuler 操作系统首席架构师;2020十大开源杰出贡献人物,南开大学工学博士,曾在 TurboLinux、WindRiver等公司担任研发负责人,具有长期的OS、底层软件工作经验和技术积累;对处理器、体系架构、OS、容器等具有广阔的技术视野,初步建立起鲲鹏基础软件栈服务器OS、容器引擎等基础设施的自研平台体系。
报告题目:openEuler开源故事 & openEuler在RISC-V的实践
报告摘要:给世界多一个操作系统的选择及openEuler开源故事。
报告4:
嘉宾简介:邵志远,博士,华中科技大学教授。现从事图计算加速器、FPGA、计算机体系结构等领域的研究。在国内外著名学术刊物和会议上发表高水平论文50余篇。作为项目负责人主持多项国家自然科学基金、湖北省技术创新专项等科研课题,作为核心成员参与国家重点研发计划、国家自然科学基金重点基金等项目的研究工作。现为ACM、IEEE会员及中国计算机学会会员。
报告题目:RISC-V之初体验
报告摘要:在这篇演讲中,我将介绍我们在RISC-V平台上的工作,并指出RISC-V的研究和开发所面临的挑战。
报告5:
嘉宾简介:薛栋梁,博士,上海交通大学计算机科学与工程系助理研究员,北京大学信息技术高等研究院泛在操作系统实验室副主任,中国计算机学会会员。主要研究方向为虚拟化,云计算,非易失内存,工业物联网操作系统。发表CCF A类及中科院1区论文多篇,获得国内发明专利证书16项,美国发明专利证书1项,获上海市技术发明奖一等奖一次。
报告题目:XiUOS:矽璓工业物联操作系统及对RISC-V的支持
报告摘要:矽璓工业物联操作系统(XiUOS)是为了提升制造业数字化、网络化、智能化的水平而研发的面向工业场景的、宏内核架构的操作系统。XiUOS支持多种体系结构的硬件平台,本报告主要介绍XiUOS如何在K210、FE310、QEMU等RISC-V结构的硬件平台上进行系统启动、任务调度、任务隔离、中断管理、内存管理、外设管理以及应用案例等。
报告6:
嘉宾简介:王俊辉,男,博士,国防科技大学计算机学院副研究员。他一直从事计算机体系结构研究,特别是微处理器设计、片上网络等。
报告题目:兼容RISC-V指令集的DMR处理器核设计与验证
报告摘要:介绍兼容RISC-V指令集的DMR乱序超标量通用处理器核的微架构设计,详细说明DMR处理器核所采用的验证方法、当前的验证状态以及相关性能指标。
报告7:
嘉宾简介:吕立强,男,杭州华澜微电子股份有限公司资深架构师,参与多颗企业级存储芯片的流片开发。
报告题目:RISC-V在企业级存储芯片中的应用
报告摘要:本报告主要介绍RISC-V在存储领域中的应用。从一颗企业级存储芯片的芯片架构出发,围绕成本,性能,功耗的角度,讨论RISC-V在芯片中的实际应用。